Latch vs Flip-Flop
Latch- und Flip -Flops sind grundlegende Bausteine von sequentiellen Logikschaltungen, daher der Speicher. Eine sequentielle Logikschaltung ist eine Art digitaler Schaltung, die nicht nur auf die vorliegenden Eingänge, sondern auch auf den gegenwärtigen Zustand (oder in der Vergangenheit) der Schaltung reagiert. Um diese Funktionalität zu erreichen, muss die Schaltung in der Lage sein, ihren Zustand als binäre Informationen zu behalten.
Mehr über Riegel
Die grundlegende Eigenschaft eines Speichergeräts ist, dass es in der Lage sein sollte, seine Ausgänge in einem festen Zustand zu behalten, bis es angewiesen wird, sich zu ändern. Diese Funktion wird durch einen herrlichen Logikkreis bereitgestellt. Einfach ausgedrückt, es hat zwei stabile Zustände; ein fester Staat und ein Reset -Status. Nach Übereinkommen wird der festgelegte Staat als 1 angesehen, und der Zurücksetzen des Zurücksetzens wird als 0 angesehen. Ein solches Schaltungselement ist als Riegel bekannt; Analog zu einem mechanischen Gerät, das die Objekte an eine feste Position verriegelt.
Basic Set-Reset-Latch (SR-Latch) ist die einfachste Form von Bistable Circuits. JK- und D -Riegel sind zwei weitere Arten von Riegel. Ihr Betrieb wird bequem durch einen Wahrheitstisch ausgedrückt. Es handelt sich um eine tabellarische Darstellung aller möglichen Ergebnisse für verschiedene Eingabezustände.
Ein grundlegender Latch ändert seinen Wert, wenn die korrekten Eingaben angegeben werden. Dies hat Probleme bei der Steuerung des in der Riegels gespeicherten Datenbits in einer großen Schaltung. Mehr Steuerung des Bistable Circuit kann durch die Übergabe jeder Eingabe durch ein und ein Gate eingeführt werden. Durch Steuern des und Gate mit einem anderen Signal können Eingänge bei wünschenswerten Ereignissen zulässig sein. Diese zusätzliche Eingabe wird als Aktivierung bezeichnet, und ein auf diese Weise konfiguriertes Latch wird als Taktriegel oder Gated Latch bezeichnet. Normalerweise wird die Aktivierung durch eine Uhr gesteuert, die ein digitales Signal mit wünschenswerten Intervallen mit hohen (1) und niedrigen (0) Zuständen ist.
Bei einem taktierten D-Latchn der Taktverträge setzt die Ausgabe bei jedem hohen Zustand der Eingänge den hohen Zustand an. Dieses Verhalten heißt Transparenz. In einigen Anwendungen ist die Transparenz der Riegel ein Nachteil.
Mehr über Flip-Flops
Es ist oft notwendig, die Fähigkeit zu haben, die Eingabe in einem bestimmten Zeitpunkt zu probieren und den Wert intern beizubehalten. Aufgrund der Transparenz reagiert der Riegel auf jedes Ereignis, das im hohen Zustand der Uhr auftritt. Als Lösung können übliche Schaltkreise,. Diese Schaltungen werden als Flip-Flops bezeichnet, die mit der Kante eines Taktpulses synchron sind. Daher werden Flip-Flops auch als synchronen, herrlichen Multivibratorschaltungen bezeichnet. Auf der anderen Seite sind Resseln asynchrone herrliche Multivibratorschaltungen.
Entsprechend dem Betrieb der Riegel, SR-, JK-, D- und T -Flips -Flops sind ebenfalls ausgelegt.
Was ist der Unterschied zwischen Riegel und Flip -Flops?
• Die Verriegelung ist ein asynchroner, herrlicher Multivibrator-Schaltkreis, und ein Flip-Flop ist ein synchroner, herrlicher Multivibratorschaltung.
• In Riegel kann sich der zurückgehaltene Zustand zu jedem Zeitpunkt ändern, wenn sich die Aktivierung im hohen Zustand befindet. In Flip -Flops kann sich der zurückgehaltene Zustand jedoch nur an der steigenden Kante oder am fallenden Rand des Taktsignals als Eingang des Taktsignals ändern ermöglichen.